Sandoval, C. and Fedón, A. (2008) Diseño de un codificador y decodificador digital Reed-Solomon usando programación en VHDL. Nexo Revista Científica, 21 (1). pp. 2-10. ISSN L 1818-6
|
Text
1211.pdf - Published Version Available under License Creative Commons Attribution Non-commercial No Derivatives. Download (787Kb) | Preview |
Abstract
En este artículo se presenta un procedimiento práctico para el diseño de un codificador/decodificador Reed-Solomon a través de la descripción funcional usando lenguaje descriptor de hardware (VHDL) con la herramienta de programación Xilinx ISE 9.2i. Este trabajo propone un diseño que usa los beneficios que presenta la programación VHDL, su característica de modularidad, y la estrategia de seccionar el diseño en componentes menos complejos para facilitar el proceso. Además, se detalla la metodología del diseño del decodificador a través de procesamiento paralelo. Para la validación del comportamiento del codificador/decodificador, se realizaron simulaciones con el programa ModelSim XE 5.7c.
Item Type: | Article |
---|---|
Uncontrolled Keywords: | codificador Reed-Solomon; diseño de hardware; VHDL. |
Subjects: | 000 Generalidades > 005 Programación de computadores, programas, datos |
Depositing User: | Users 1 not found. |
Date Deposited: | 28 May 2015 23:57 |
Last Modified: | 01 Dec 2022 20:42 |
URI: | http://ribuni.uni.edu.ni/id/eprint/158 |
Actions (login required)
View Item |