Diseño de un Modulador ΣΔ en tiempo continuo utilizando el transistor de compuerta flotante

Ing. Reyes Chávez, Dora Ines and Dr. Duchen Sánchez, Gonzalo Isaac and Dr. Sánchez García, Juan Carlos (2011) Diseño de un Modulador ΣΔ en tiempo continuo utilizando el transistor de compuerta flotante. PhD thesis, Instituto Politécnico Nacional.

[img]
Preview
Text
Ines Reyes Chavez.pdf - Published Version
Available under License Creative Commons Attribution Non-commercial No Derivatives.

Download (2956Kb) | Preview

Abstract

El presente trabajo aborda el diseño y desarrollo de un modulador ΣΔ en tiempo continuo en modo diferencial para la conversión analógica a digital de señales de baja frecuencia. El modulador es diseñado con circuitos que consumen baja potencia y bajo voltaje, utilizando transistores de compuerta flotante (FGMOS); cuya característica principal es que su voltaje de umbral es controlado por N voltajes de entrada acoplados a la compuerta flotante a través de capacitores. El sistema se integra para su realización microelectrónica utilizando diferentes bloques, tales como, integradores Gm-C operando como filtros pasa-bajos, un comparador operando como cuantizador de un bit y, pares diferenciales como convertidores de digital-analógico. Esto, conlleva a contar con técnicas de sobre muestreo con una alta velocidad de procesamiento en tiempo real. Por lo tanto, el diseño y desarrollo toma en cuenta técnicas de procesos CMOS de 0.5 μm, para su realización

Item Type: Thesis (PhD)
Uncontrolled Keywords: Modulador ΣΔ; transistor de compuerta flotante
Subjects: 600 Tecnología > 620 Ingeniería operaciones afines > 621 Física aplicada
Divisions: Maestría > Maestro en Ciencias de Ingeniería en Microelectrónica
Depositing User: Lic. Francisco Javier Solorzano López
Date Deposited: 12 Jul 2022 21:58
Last Modified: 12 Jul 2022 21:58
URI: http://ribuni.uni.edu.ni/id/eprint/4355

Actions (login required)

View Item View Item